XC7Z100-2FFG900I - مدغم سرکیټونه، سرایت شوي، سیسټم آن چپ (SoC)
د محصول ځانګړتیاوې
ټایپ | تفصیل |
کټګوري | مدغم سرکټونه (ICs) |
Mfr | AMD |
لړۍ | Zynq®-7000 |
بسته | پتنوس |
د محصول حالت | فعاله |
معمارۍ | MCU، FPGA |
کور پروسیسر | Dual ARM® Cortex®-A9 MPCore™ د CoreSight™ سره |
د فلش اندازه | - |
د RAM اندازه | 256KB |
پردیو | DMA |
ارتباط | CANbus, EBI/EMI, Ethernet, I²C, MMC/SD/SDIO, SPI, UART/USART, USB OTG |
سرعت | 800MHz |
لومړني صفتونه | Kintex™-7 FPGA، 444K منطق حجرې |
د عملیاتي حرارت درجه | -40°C ~ 100°C (TJ) |
بسته / قضیه | 900-BBGA، FCBGA |
د عرضه کوونکي وسیله بسته | 900-FCBGA (31x31) |
د I/O شمیره | ۲۱۲ |
د اساسی محصول شمیره | XC7Z100 |
اسناد او رسنۍ
د سرچینې ډول | LINK |
د معلوماتو پاڼې | د XC7Z030,35,45,100 ډیټاشیټ |
د محصول روزنې ماډلونه | د پاور کولو لړۍ 7 Xilinx FPGAs د TI بریښنا مدیریت حلونو سره |
د چاپیریال معلومات | د Xiliinx RoHS سند |
ځانګړی محصول | ټول د پروګرام وړ Zynq®-7000 SoC |
د PCN ډیزاین / مشخصات | د ملټي دیو مواد Chg 16/Dec/2019 |
د PCN بسته بندي | ملټي وسایل 26/Jun/2017 |
د چاپیریال او صادراتو طبقه بندي
ATTRIBUTE | تفصیل |
د RoHS حالت | ROHS3 مطابقت لري |
د رطوبت حساسیت کچه (MSL) | ۴ (۷۲ ساعته) |
د لاسرسي حالت | بې اغېزې ته رسېدل |
ECCN | 3A991D |
HTSUS | 8542.39.0001 |
SoC
د SoC بنسټیز جوړښت
یو عادي سیسټم پر چپ جوړښت له لاندې برخو څخه جوړ دی:
- لږترلږه یو مایکرو کنټرولر (MCU) یا مایکرو پروسیسر (MPU) یا ډیجیټل سیګنال پروسیسر (DSP) ، مګر ډیری پروسیسر کورونه کیدی شي.
- حافظه ممکن یو یا څو د RAM ، ROM ، EEPROM او فلش حافظې څخه وي.
- د وخت نبض سیګنالونو چمتو کولو لپاره اوسیلیټر او فیز بند لوپ سرکټري.
- پرفیریلز چې کاونټرونه او ټایمرونه لري، د بریښنا رسولو سرکټونه.
- د ارتباط مختلف معیارونو لپاره انٹرفیسونه لکه USB، FireWire، ایترنیټ، یونیورسل اسینکرونوس ټرانسیور او سیریل پرفیریل انٹرفیسونه، او داسې نور.
- د ډیجیټل او انلاګ سیګنالونو ترمینځ د تبادلې لپاره ADC/DAC.
- د ولتاژ تنظیمولو سرکټونه او د ولتاژ تنظیم کونکي.
د SoCs محدودیتونه
اوس مهال، د SoC مخابراتي جوړښتونو ډیزاین نسبتا بالغ دی.ډیری چپ شرکتونه د دوی چپ تولید لپاره د SoC جوړښتونه کاروي.په هرصورت ، لکه څنګه چې سوداګریز غوښتنلیکونه د لارښوونې همغږي او وړاندوینې تعقیب ته دوام ورکوي ، په چپ کې مدغم شوي کور شمیر به ډیریدو ته دوام ورکړي او د بس پراساس SoC جوړښتونه به د کمپیوټر مخ په ډیریدونکي غوښتنې پوره کول خورا ستونزمن شي.د دې اصلي څرګندونه دي
1. کمزوری پیمانه.د soC سیسټم ډیزاین د سیسټم اړتیاو تحلیل سره پیل کیږي، کوم چې په هارډویر سیسټم کې ماډلونه پیژني.د دې لپاره چې سیسټم په سمه توګه کار وکړي، په چپ کې SoC کې د هر فزیکي ماډل موقعیت نسبتا ثابت دی.یوځل چې فزیکي ډیزاین بشپړ شي، تعدیلات باید ترسره شي، کوم چې په اغیزمنه توګه د بیا ډیزاین پروسه کیدی شي.له بلې خوا ، د بس جوړښت پراساس SoCs د پروسیسر کورونو په شمیر کې محدود دي چې د بس جوړښت د ارثي منځګړیتوب مخابراتو میکانیزم له امله په دوی باندې غزیدلی شي ، د بیلګې په توګه د پروسیسر کورونو یوازې یوه جوړه کولی شي په ورته وخت کې اړیکه ونیسي.
2. د یو ځانګړي میکانیزم پر بنسټ د بس جوړښت سره، په SoC کې هر فعال ماډل کولی شي یوازې په سیسټم کې د نورو ماډلونو سره اړیکه ونیسي کله چې د بس کنټرول ترلاسه کړي.په ټوله کې، کله چې یو ماډل د ارتباط لپاره د بس منځګړیتوب حقونه ترلاسه کړي، په سیسټم کې نور ماډلونه باید انتظار وکړي تر څو چې بس وړیا وي.
3. د واحد ساعت ترکیب ستونزه.د بس جوړښت نړیوال همغږي ته اړتیا لري، په هرصورت، لکه څنګه چې د پروسې ځانګړتیا اندازه کوچنۍ او کوچنۍ کیږي، عملیاتي فریکونسۍ په چټکۍ سره لوړیږي، وروسته 10GHz ته رسیږي، د پیوستون ځنډ له امله رامینځته شوي اغیزه به دومره جدي وي چې د نړیوال ساعت ونې ډیزاین کول ناممکن دي. ، او د لوی ساعت شبکې له امله ، د دې بریښنا مصرف به د چپ ټول بریښنا مصرف ډیره برخه ونیسي.