order_bg

محصولات

نوی او اصلي LCMXO2-2000HC-4TG144C مدغم سرکټ

لنډ معلومات:

د الټرا ټیټ بریښنا د MachXO2 کورنۍ، فوري، غیر بې ثباته PLDs شپږ وسیلې لري چې کثافت یې له 256 څخه تر 6864 لیدو میزونو (LUTs) پورې دي.د LUT پر بنسټ، د ټیټ لګښت پروګرام وړ منطق سربیره، دا وسایل د ایمبیډډ بلاک رام (EBR)، توزیع شوي RAM، د کاروونکي فلش حافظه (UFM)، فیز لاک شوي لوپس (PLLs)، مخکې انجنیري سرچینې همغږي I/O ملاتړ، پرمختللی ترتیب. ملاتړ په شمول د ډبل بوټ وړتیا او د عام کارول شوي افعالونو سختې نسخې لکه SPI کنټرولر ، I2د C کنټرولر او ټایمر / کاونټر.دا فیچرونه دا وسایلو ته اجازه ورکوي چې په ټیټ لګښت، لوړ حجم مصرف کونکي او سیسټم غوښتنلیکونو کې وکارول شي.


د محصول تفصیل

د محصول ټګ

د محصول ځانګړتیاوې

ټایپ تفصیل
کټګوري مدغم سرکټونه (ICs)ایمبیډ شوی - FPGAs (د ساحې د پروګرام وړ دروازې سرې)
Mfr Lattice Semiconductor Corporation
لړۍ MachXO2
بسته پتنوس
د محصول حالت فعاله
د LABs/CLBs شمیر ۲۶۴
د منطقي عناصرو/حجرو شمېر 2112
ټول RAM بټونه 75776
د I/O شمیره ۱۱۱
ولتاژ - عرضه 2.375V ~ 3.465V
د نصب کولو ډول د سطحې غر
د عملیاتي حرارت درجه 0°C ~ 85°C (TJ)
بسته / قضیه 144-LQFP
د عرضه کوونکي وسیله بسته 144-TQFP (20x20)
د اساسی محصول شمیره LCMXO2-2000
SPQ 60/pcs

پیژندنه

د ساحې د پروګرام وړ دروازې سرې، کوم چې د پروګرام وړ وسیلو لکه PAL، GAL، CPLD او داسې نورو پر بنسټ د لا پراختیا محصول دی.دا د غوښتنلیک ځانګړي مدغم سرکیټونو (ASICs) په ساحه کې د نیم ګمرک سرکټ په توګه ښکاري ، کوم چې نه یوازې د ګمرک سرکیټونو نیمګړتیاوې حل کوي ، بلکه د اصلي برنامه وړ وسیلې دروازې سرکیټونو محدود شمیر نیمګړتیاوې هم لرې کوي.

د کار اصول

FPGA د منطق سیل سرې LCA (منطق سیل سرې) یو نوی مفهوم غوره کوي، چې درې برخې پکې شاملې دي: د ترتیب وړ منطق ماډل CLB، د آوټ ان پټ ماډل IOB (د ان پټ آوټ پوټ بلاک) او داخلي پیوستون (انټرکنیک).د FPGAs بنسټیز ځانګړتیاوې په لاندې ډول دي:
1) د ASIC سرکیټونو ډیزاین کولو لپاره د FPGA کارول ، کارونکي اړتیا نلري د مناسب چپ ترلاسه کولو لپاره چپس تولید کړي.
2) FPGA د نورو بشپړ دودیز یا نیمه دودیز شوي ASIC سرکیټونو د پیلوټ نمونې په توګه کارول کیدی شي.
3) FPGA دننه د فلیپ فلاپونو او I/O پنونو شتمني لري.
4) FPGA یو له وسیلو څخه دی چې د ډیزاین ترټولو لنډ دورې سره ، ترټولو ټیټ پرمختیایی لګښت او د ASIC سرکټ کې ترټولو ټیټ خطر لري.
5) FPGA د لوړ سرعت CHMOS پروسه غوره کوي ، د بریښنا ټیټ مصرف ، او د CMOS او TTL کچې سره مطابقت کیدی شي.
دا ویل کیدی شي چې د FPGA چپس د سیسټم ادغام او اعتبار ته وده ورکولو لپاره د کوچني بیچ سیسټمونو لپاره یو له غوره انتخابونو څخه دی.

FPGA د یو برنامه لخوا برنامه شوی چې په آن چپ RAM کې زیرمه شوي ترڅو خپل عملیاتي حالت تنظیم کړي ، نو د کار کولو پرمهال آن چپ رام باید برنامه شي.کارونکي کولی شي د مختلف ترتیب کولو طریقو سره سم مختلف برنامې میتودونه وکاروي.

کله چې بریښنا فعاله شي، د FPGA چپ د EPROM څخه ډاټا د چپ پروګرام کولو رام ته لولي، او وروسته له دې چې ترتیب بشپړ شي، FPGA کاري حالت ته ننوځي.د بریښنا له لاسه ورکولو وروسته ، FPGA بیرته سپینو شیټونو ته راستون کیږي ، او داخلي منطقي اړیکه له لاسه ورکوي ، نو FPGA په مکرر ډول کارول کیدی شي.د FPGA برنامه کول وقف شوي FPGA برنامې ته اړتیا نلري ، یوازې د عمومي هدف EPROM او PROM پروګرامر.کله چې تاسو د FPGA فعالیت بدلولو ته اړتیا لرئ، یوازې EPROM بدل کړئ.په دې توګه، ورته FPGA، د مختلف پروګرام کولو ډاټا، کولی شي مختلف سرکټ فعالیتونه تولید کړي.له همدې امله، د FPGAs کارول خورا انعطاف وړ دي.

د ترتیب کولو طریقې

FPGA د ترتیب کولو مختلف ډولونه لري: موازي اصلي حالت د FPGA او EPROM دی؛د ماسټر غلام حالت کولی شي د یو PIECE PROM برنامې ډیری FPGAs ملاتړ وکړي؛سیریل حالت د سیریل PROM FPGA سره برنامه کیدی شي؛پرفیریل حالت FPGA ته اجازه ورکوي چې د مایکرو پروسیسر د پیری فیریل په توګه وکارول شي ، د مایکرو پروسیسر لخوا برنامه شوی.

مسلې لکه د ګړندي وخت بندولو لاسته راوړل ، د بریښنا مصرف او لګښت کمول ، د ساعت مدیریت اصلاح کول ، او د FPGA او PCB ډیزاینونو پیچلتیا کمول تل د FPGAs په کارولو سره د سیسټم ډیزاین انجینرانو لپاره کلیدي مسلې وې.نن ورځ، لکه څنګه چې FPGAs د لوړ کثافت، لوی ظرفیت، ټیټ بریښنا مصرف، او ډیر IP ادغام په لور حرکت کوي، د سیسټم ډیزاین انجنیران د دې غوره فعالیت څخه ګټه پورته کوي پداسې حال کې چې د FPGAs د بې ساري کچې فعالیت او وړتیا له امله د نوي ډیزاین ننګونو سره مخ دي.


  • مخکینی:
  • بل:

  • خپل پیغام دلته ولیکئ او موږ ته یې واستوئ